|
IEEE VLSI 심포지엄은 반도체 회로 및 공정 기술 분야에서 세계 최고 권위를 인정받는 학술대회다. 매년 미국과 일본에서 번갈아 열린다. 이곳에서 차세대 반도체, 인공지능(AI) 칩, 메모리, 패키징 등 최첨단 연구 성과가 발표된다.
차선용 SK하이닉스 미래기술연구원장(CTO)은 10일 기조연설에서 ‘지속가능한 미래를 위한 D램 기술의 혁신 주도’를 주제로 발표를 진행했다. 그는 “현재의 테크 플랫폼(여러 세대 적용 가능한 기술적인 틀)을 적용한 미세 공정은 점차 성능과 용량을 개선하기 어려운 국면에 접어들고 있다”며 “이를 극복하기 위해 10나노 이하에서 구조와 소재, 구성 요소의 혁신을 바탕으로 4F² VG(수직 게이트) 플랫폼과 3D D램 기술을 준비해 기술적 한계를 돌파하겠다”고 밝혔다.
4F² VG 플랫폼은 D램의 셀 면적을 최소화하고 수직 게이트 구조를 통해 고집적, 고속, 저전력 D램 구현을 가능하게 하는 차세대 메모리 기술이다. 4F²란 한 개의 셀이 2F x 2F 면적을 차지한다는 의미로 한 칩 안에 더 많은 셀을 넣기 위한 고집적 기술이다. VG는 게이트를 수직으로 세우고 그 주위를 채널이 감싸고 있는 구조를 의미한다.
현재는 6F² 셀이 일반적이다. 다만 4F² 셀과 함께 회로부를 셀 영역 아래로 배치하는 웨이퍼 본딩 기술을 적용하면 셀 효율은 물론, 전기적 특성까지 개선되는 효과를 기대할 수 있다.
차 CTO는 4F² VG와 함께 3D D램도 차세대 D램 기술의 핵심 축으로 제시했다. 업계에서는 해당 기술의 제조 비용이 적층 수에 비례해 증가할 수 있다는 관측이 있지만, 회사는 기술 혁신을 통해 이를 극복하고 경쟁력을 확보하겠다는 방침이다.
회사는 구조적 혁신을 넘어 핵심 소재와 D램 구성 요소 전반에 대한 기술 고도화를 추진해 새로운 성장 동력을 확보할 전망이다. 이를 통해 향후 30년간 D램 기술 진화를 지속할 수 있는 기반을 구축할 계획이다.
차 CTO는 “2010년 전후만 하더라도 D램 기술은 20나노가 한계라는 전망이 많았으나 지속적인 기술 혁신을 통해 현재에 이르게 됐다“며 “앞으로 D램 기술 개발에 참여할 젊은 엔지니어들의 이정표가 될 중장기 기술 혁신 비전을 제시하고, 업계와 함께 협력해 D램의 미래를 현실로 만들어 가겠다”고 밝혔다.
행사 마지막 날인 12일에는 박주동 SK하이닉스 부사장(차세대D램 TF 담당)이 발표자로 나선다. 이 자리에서 VG와 웨이퍼 본딩 기술을 적용해 D램의 전기적 특성을 확인한 최신 연구 결과도 공개할 예정이다.
Copyright ⓒ 이데일리 무단 전재 및 재배포 금지
본 콘텐츠는 뉴스픽 파트너스에서 공유된 콘텐츠입니다.
